Quad data rate
Cet article est une ébauche concernant l’informatique.
Vous pouvez partager vos connaissances en l’améliorant (comment ?) selon les recommandations des projets correspondants.
Cet article ne cite pas suffisamment ses sources ().
Si vous disposez d'ouvrages ou d'articles de référence ou si vous connaissez des sites web de qualité traitant du thème abordé ici, merci de compléter l'article en donnant les références utiles à sa vérifiabilité et en les liant à la section « Notes et références ».
En pratique : Quelles sources sont attendues ? Comment ajouter mes sources ?
Un bus informatique ou une mémoire vive quad data rate, ou quad pumped, est un bus informatique ou une mémoire vive qui effectue quatre transferts de donnée à chaque cycle d'horloge.
Intel fut la première compagnie à utiliser cette technique pour le FSB de ses processeurs Pentium 4 (Williamette) en novembre 2000.
Pour doubler le débit par rapport à la technique double data rate, le bus ou la mémoire utilise un deuxième signal d'horloge décalé d'un quart de cycle d'horloge par rapport au premier.
Notes et références
Voir aussi
Articles connexes
- Double data rate
- Megatransfer
- Portail de l’informatique